ibere_bg

awọn ọja

XCF128XFTG64C Encapsulation BGA64 XL iṣeto ni iwuwo giga ati awọn ẹrọ ibi ipamọ.

kukuru apejuwe:


Alaye ọja

ọja Tags

Ọja eroja

ORISI Apejuwe
Ẹka Awọn iyika Iṣọkan (ICs)

Iranti

Awọn iṣeduro iṣeto ni fun awọn FPGA

Mfr AMD Xilinx
jara -
Package Atẹ
Ipo ọja Atijo
Eto Iru Ni Eto Eto
Iranti Iwon 128Mb
Foliteji – Ipese 1.7V ~ 2V
Awọn iwọn otutu ti nṣiṣẹ -40°C ~ 85°C
Iṣagbesori Iru Oke Oke
Package / Ọran 64-TBGA
Package Device Olupese 64-FTBGA (10× 13)
Nọmba Ọja mimọ XCF128

Awọn iwe aṣẹ & Media

ORIṢẸRẸ ỌNA ASOPỌ
Awọn iwe data XCF128XFT(G) 64C Iwe data
Alaye Ayika Xiliinx RoHS Iwe-ẹri

Xilinx REACH211 Iwe-ẹri

PCN Obsolescence/ EOL Awọn ẹrọ pupọ 01/Jun/2015

Multi Device EOL Rev3 9/May/2016

Opin Igbesi aye 10/JAN/2022

PCN Apá Ipò Change Awọn ẹya tun ṣiṣẹ 25/Apr/2016
HTML Datasheet XCF128XFT(G) 64C Iwe data

Ayika & okeere Classifications

IFA Apejuwe
Ipo RoHS ROHS3 ni ibamu
Ipele Ifamọ Ọrinrin (MSL) 3 (wakati 168)
Ipò REACH REACH Ko ni ipa
ECCN 3A991B1A
HTSUS 8542.32.0071

Xilinx ṣafihan XC18V00 jara ti inu-eto iṣeto ni awọn PROMs (olusin 1).Awọn ẹrọ inu ẹbi 3.3V yii pẹlu 4-megabit, 2-megabit, 1-megabit, ati 512-kilobit PROM ti o pese ọna ti o rọrun-touse, ọna ti o ni iye owo fun atunṣe ati titoju awọn bitstreams iṣeto ni Xilinx FPGA.

Nigbati FPGA ba wa ni ipo Serial Titunto, o ṣe agbekalẹ aago iṣeto kan ti o ṣe awakọ PROM.Akoko iwọle kukuru lẹhin CE ati OE ti ṣiṣẹ, data wa lori pin PROM DATA (D0) ti o ni asopọ si pin FPGA DIN.Data tuntun wa ni akoko iwọle kukuru lẹhin eti aago kọọkan ti o ga soke.FPGA n ṣe agbekalẹ nọmba ti o yẹ fun awọn iṣọn aago lati pari iṣeto naa.Nigbati FPGA ba wa ni ipo Serial Slave, PROM ati FPGA jẹ aago nipasẹ aago ita.

Nigbati FPGA ba wa ni Titunto Yan ipo MAP, FPGA n ṣe agbekalẹ aago iṣeto kan ti o wakọ PROM.Nigbati FPGA ba wa ni Parallel Ẹrú tabi Ẹrú Yan MAP mode, oscillator itagbangba n ṣe agbekalẹ aago iṣeto ti o wakọ PROM ati FPGA.Lẹhin ti CE ati OE ti ṣiṣẹ, data wa lori awọn pinni DATA PROM (D0-D7).Data tuntun wa ni akoko iwọle kukuru lẹhin eti aago kọọkan ti o ga soke.Awọn data ti wa ni clocked sinu FPGA lori awọn wọnyi nyara eti CCLK.Oscillator ti nṣiṣẹ ọfẹ le ṣee lo ni Parallel Slave tabi Slave Select MAP mode.

Awọn ẹrọ lọpọlọpọ le jẹ cascaded nipa lilo iṣelọpọ CEO lati wakọ igbewọle CE ti ẹrọ atẹle.Awọn igbewọle aago ati awọn abajade DATA ti gbogbo awọn PROMs ninu pq yii jẹ asopọ.Gbogbo awọn ẹrọ wa ni ibaramu ati pe o le wa ni cascaded pẹlu awọn ọmọ ẹgbẹ miiran ti ẹbi tabi pẹlu XC17V00 eto-akoko kan-akoko PROM idile.

 


  • Ti tẹlẹ:
  • Itele:

  • Kọ ifiranṣẹ rẹ nibi ki o si fi si wa