ibere_bg

awọn ọja

5M240ZT100C5N Integrated iyika Tuntun ese Circuit atilẹba IC Chip 5M240ZT100C5N

kukuru apejuwe:


Alaye ọja

ọja Tags

Ọja eroja

ORISI Apejuwe
Ẹka Awọn iyika Iṣọkan (ICs)Ti a fi sii

Awọn CPLDs (Awọn Ẹrọ Iṣọkan Iṣaro Iṣiro)

Mfr Intel
jara MAX® V
Package Atẹ
Ipo ọja Ti nṣiṣe lọwọ
Eto Iru Ni Eto Eto
Akoko Idaduro tpd(1) Max 7,5ns
Foliteji Ipese - Ti abẹnu 1.71V ~ 1.89V
Nọmba ti kannaa eroja / ohun amorindun 240
Nọmba ti Macrocells 192
Nọmba ti I/O 79
Awọn iwọn otutu ti nṣiṣẹ 0°C ~ 85°C (TJ)
Iṣagbesori Iru Oke Oke
Package / Ọran 100-TQFP
Package Device Olupese 100-TQFP (14× 14)
Nọmba Ọja mimọ 5M240Z

Awọn iwe aṣẹ & Media

ORIṢẸRẸ ỌNA ASOPỌ
Ọja Training modulu Max V Akopọ
Ifihan Ọja MAX® V CPLDs
PCN Design / sipesifikesonu Quartus SW/Web Chgs 23/Sep/2021Mult Dev Software Chgs 3/Jun/2021
Iṣakojọpọ PCN Mult Dev Label Chgs 24/Feb/2020Mult Dev Label CHG 24/Jan/2020
HTML Datasheet MAX V HandbookMAX V Datasheet

Ayika & okeere Classifications

IFA Apejuwe
Ipo RoHS RoHS ni ibamu
Ipele Ifamọ Ọrinrin (MSL) 3 (wakati 168)
Ipò REACH REACH Ko ni ipa
ECCN EAR99
HTSUS 8542.39.0001

MAX™ CPLD jara

Altera MAX™ eka ohun elo kannaa ti eto (CPLD) fun ọ ni agbara ti o kere julọ, iye owo CPLDs ti o kere julọ.Idile MAX V CPLD, idile tuntun ni jara CPLD, n pese iye ti o dara julọ ti ọja naa.N ṣe afihan alailẹgbẹ kan, faaji ti kii ṣe iyipada ati ọkan ninu awọn CPLD iwuwo ile-iṣẹ ti o tobi julọ, awọn ẹrọ MAX V pese awọn ẹya tuntun ti o lagbara ni agbara lapapọ kekere ni akawe si awọn CPLDs ifigagbaga.Idile MAX II CPLD, ti o da lori faaji ilẹ-ilẹ kanna, n pese agbara kekere ati idiyele kekere fun PIN I/O.MAX II CPLDs jẹ lẹsẹkẹsẹ-lori, awọn ẹrọ ti kii ṣe iyipada ti o fojusi idi gbogbogbo, ọgbọn iwuwo kekere ati awọn ohun elo to ṣee gbe, gẹgẹbi apẹrẹ foonu alagbeka.Agbara odo MAX IIZ CPLDs nfunni ni aisi-iyipada kanna, awọn anfani loju-ẹsẹ ti a rii ninu idile MAX II CPLD ati pe o wulo si awọn iṣẹ lọpọlọpọ.Ti a ṣelọpọ lori ilana 0.30-µm CMOS to ti ni ilọsiwaju, ipilẹ EEPROM MAX 3000A CPLD idile pese agbara-lori ati pe o funni ni iwuwo lati 32 si 512 macrocells.

MAX® V CPLDs

Awọn Altera MAX® V CPLDs n pese iye ti ile-iṣẹ ti o dara julọ ni idiyele kekere, awọn CPLD agbara kekere, ti nfunni ni awọn ẹya tuntun ti o lagbara ni to 50% agbara lapapọ kekere nigbati akawe si awọn CPLDs ifigagbaga.Altera MAX V tun ṣe ẹya alailẹgbẹ, faaji ti kii ṣe iyipada ati ọkan ninu awọn CPLD iwuwo ile-iṣẹ ti o tobi julọ.Ni afikun, MAX V ṣepọ ọpọlọpọ awọn iṣẹ ti o wa ni ita tẹlẹ, bii filasi, Ramu, awọn oscillators, ati awọn losiwajulosehin titiipa, ati ni ọpọlọpọ awọn ọran, o funni ni I/O diẹ sii ati ọgbọn fun ifẹsẹtẹ ni idiyele kanna bi awọn CPLDs ifigagbaga. .MAX V nlo imọ-ẹrọ iṣakojọpọ alawọ ewe, pẹlu awọn idii kekere bi 20 mm2.MAX V CPLDs ni atilẹyin nipasẹ Quartus II® Software v.10.1, eyiti o ngbanilaaye awọn imudara iṣelọpọ ti o yorisi simulation yiyara, gbigbe ọkọ yiyara, ati pipade akoko iyara.

Kini CPLD (Ẹrọ Itumọ Iṣeduro Eka)?

Imọ-ẹrọ alaye, intanẹẹti, ati awọn eerun igi itanna ṣiṣẹ bi ipilẹ ti ọjọ-ori oni-nọmba ode oni.Fere gbogbo awọn imọ-ẹrọ igbalode jẹ igbe aye wọn si ẹrọ itanna, lati intanẹẹti ati ibaraẹnisọrọ cellular si awọn kọnputa ati olupin.Electronics ni a tiwa ni aaye pẹluọpọlọpọ awọn iha-ẹka.Nkan yii yoo kọ ọ nipa ohun elo eletiriki oni-nọmba pataki ti a mọ si CPLD (Ẹrọ Onirọrun Eto Iṣiro).

Itankalẹ ti Digital Electronics

Awọn ẹrọ itannajẹ aaye eka kan pẹlu ẹgbẹẹgbẹrun awọn ẹrọ itanna ati awọn paati ti o wa.Sibẹsibẹ, sisọ ni gbooro, awọn ẹrọ itanna wa ni awọn ẹka akọkọ meji:afọwọṣe ati oni.

Ni awọn ọjọ ibẹrẹ ti imọ-ẹrọ itanna, awọn iyika jẹ afọwọṣe, gẹgẹbi ohun, ina, foliteji, ati lọwọlọwọ.Sibẹsibẹ, awọn onimọ-ẹrọ itanna laipẹ rii pe awọn iyika afọwọṣe jẹ eka pupọ lati ṣe apẹrẹ ati gbowolori.Ibeere fun iṣẹ iyara ati awọn akoko iyipada iyara yori si idagbasoke ti ẹrọ itanna oni-nọmba.Loni o fẹrẹ jẹ pe gbogbo ẹrọ iširo ti o wa laaye ṣafikun awọn IC oni-nọmba ati awọn ilana.Ni agbaye ti ẹrọ itanna, awọn ọna ẹrọ oni-nọmba ti rọpo ẹrọ itanna afọwọṣe patapata nitori idiyele kekere wọn, ariwo kekere, dara julọifihan agbara iyege, superior išẹ, ati kekere complexity.

Ko dabi nọmba ailopin ti awọn ipele data ninu ifihan agbara afọwọṣe, ifihan oni nọmba nikan ni awọn ipele oye meji (1s ati 0s)

Orisi ti Digital Electronic Devices

Awọn ẹrọ itanna oni-nọmba ni kutukutu jẹ kuku rọrun ati pe o ni ọwọ diẹ ti awọn ẹnu-ọna oye.Sibẹsibẹ, ni akoko pupọ, idiju ti awọn iyika oni-nọmba pọ si nitorinaa, siseto di ẹya pataki ti awọn ẹrọ iṣakoso oni nọmba ode oni.Awọn kilasi oriṣiriṣi meji ti awọn ẹrọ oni-nọmba farahan lati pese eto eto.Kilasi akọkọ jẹ apẹrẹ ohun elo ti o wa titi pẹlu sọfitiwia atunwi.Awọn apẹẹrẹ ti iru awọn ẹrọ pẹlu microcontrollers ati microprocessors.Kilasi keji ti awọn ẹrọ oni-nọmba ṣe ifihan ohun elo atunto lati ṣaṣeyọri apẹrẹ iyika kannaa rọ.Awọn apẹẹrẹ ti iru awọn ẹrọ pẹlu FPGAs, SPLDs, ati CPLDs.

Chirún microcontroller ṣe ẹya Circuit kannaa oni nọmba ti o wa titi ti ko le ṣe atunṣe.Bibẹẹkọ, ṣiṣe eto siseto nipasẹ yiyipada sọfitiwia / famuwia ti o nṣiṣẹ lori chirún microcontroller.Ni ilodi si, PLD kan (ohun elo kannaa siseto) ni awọn sẹẹli ọpọlọ lọpọlọpọ ti awọn asopọ wọn le tunto nipa lilo HDL (ede apejuwe hardware).Nitorinaa, ọpọlọpọ awọn iyika kannaa le ṣee ṣe ni lilo PLD kan.Nitori eyi, iṣẹ ati iyara ti awọn PLD ni gbogbogbo ga ju ti microcontrollers ati microprocessors.PLDs tun pese awọn apẹẹrẹ iyika pẹlu iwọn ominira ti o tobi ju ati irọrun.

Awọn iyika iṣọpọ tumọ fun iṣakoso oni nọmba ati sisẹ ifihan agbara ni igbagbogbo ni ero isise, iyika kannaa, ati iranti.Ọkọọkan ninu awọn modulu wọnyi le ṣee ṣe ni lilo awọn imọ-ẹrọ oriṣiriṣi.

Ifihan si CPLD

Gẹgẹbi a ti sọrọ ni iṣaaju, ọpọlọpọ awọn oriṣiriṣi PLDs (awọn ohun elo ọgbọn eto) wa, gẹgẹbi FPGA, CPLD, ati SPLD.Iyatọ akọkọ laarin awọn ẹrọ wọnyi wa ni idiju Circuit ati nọmba awọn sẹẹli oye ti o wa.An SPLD ojo melo oriširiši kan diẹ ọgọrun ẹnu-bode, ko da a CPLD oriširiši kan diẹ ẹgbẹrun kannaa ibode.

Ni awọn ofin ti complexity, CPLD (epo ti siseto kannaa ẹrọ) da laarin SPLD (rọrun programmable kannaa ẹrọ) ati FPGA ati bayi, jogun awọn ẹya ara ẹrọ lati mejeji wọnyi awọn ẹrọ.Awọn CPLDs jẹ eka sii ju awọn SPLD ṣugbọn o kere ju awọn FPGA lọ.

Awọn SPLD ti a lo julọ pẹlu PAL (ero-ọrọ eto eto), PLA (iṣeto kannaa ti eto), ati GAL (ero-ọrọ array jeneriki).PLA ni ọkan ATI ofurufu ati ọkan OR ofurufu.Awọn hardware apejuwe eto asọye awọn interconnection ti awọn wọnyi ofurufu.

PAL jẹ iru pupọ si PLA sibẹsibẹ, ọkọ ofurufu ti eto kan nikan lo wa dipo meji (AND ofurufu).Nipa titunṣe ọkọ ofurufu kan, idiju hardware dinku.Sibẹsibẹ, anfani yii jẹ aṣeyọri ni idiyele ti irọrun.

CPLD Architecture

CPLD le ṣe akiyesi bi itankalẹ ti PAL ati pe o ni awọn ẹya PAL pupọ ti a mọ si awọn macrocells.Ninu package CPLD, gbogbo awọn pinni titẹ sii wa si macrocell kọọkan, lakoko ti macrocell kọọkan ni PIN iṣelọpọ iyasọtọ.

Lati aworan atọka, a le rii pe CPLD kan ni awọn macrocells pupọ tabi awọn bulọọki iṣẹ.Awọn macrocells ti wa ni asopọ nipasẹ ọna asopọ ti eto, eyiti o tun tọka si bi GIM (matrix interconnection matrix agbaye).Nipa atunto GIM, awọn iyika oye oriṣiriṣi le ṣee ṣe.Awọn CPLDs ṣe ajọṣepọ pẹlu agbaye ita ni lilo I/Os oni-nọmba.

Iyatọ laarin CPLD ati FPGA

Ni awọn ọdun aipẹ, awọn FPGA ti di olokiki pupọ ni sisọ awọn eto oni nọmba ti eto.Ọpọlọpọ awọn afijq wa bakannaa iyatọ laarin CPLD ati FPGA.Bi fun awọn ibajọra, awọn mejeeji jẹ awọn ẹrọ kannaa siseto ti o ni awọn akojọpọ ẹnu-ọna kannaa.Awọn ẹrọ mejeeji ti ṣe eto nipa lilo HDL gẹgẹbi Verilog HDL tabi VHDL.

Iyatọ akọkọ laarin CPLD ati FPGA wa ni nọmba awọn ẹnu-ọna.CPLD kan ni awọn ẹnu-ọna ọgbọn ọgbọn diẹ, lakoko ti nọmba awọn ẹnu-ọna ninu FPGA le de ọdọ awọn miliọnu.Nitorinaa, awọn iyika eka ati awọn eto le ṣee ṣe ni lilo awọn FPGA.Isalẹ ti idiju yii jẹ idiyele ti o ga julọ.Nitorinaa, awọn CPLD dara julọ fun awọn ohun elo ti ko ni idiju.

Iyatọ bọtini miiran laarin awọn ẹrọ meji wọnyi ni pe awọn CPLD ṣe ẹya EEPROM ti a ṣe sinu ti kii ṣe iyipada (iranti wiwọle-iwọle ti eto siseto eleto), lakoko ti awọn FPGA ṣe ẹya iranti iyipada.Nitori eyi, CPLD le ṣe idaduro awọn akoonu inu rẹ paapaa nigbati o ba wa ni pipa, nigba ti FPGA ko le ṣe idaduro akoonu rẹ.Pẹlupẹlu, nitori iranti ti kii ṣe iyipada ti a ṣe sinu rẹ, CPLD le bẹrẹ iṣẹ lẹsẹkẹsẹ lẹhin agbara-soke.Pupọ awọn FPGA, ni ida keji, nilo ṣiṣan-bit lati iranti ita ti kii ṣe iyipada fun ibẹrẹ.

Ni awọn ofin ti iṣẹ ṣiṣe, awọn FPGA ni idaduro ṣiṣatunṣe ifihan agbara aisọtẹlẹ nitori faaji eka pupọ ni idapo pẹlu siseto aṣa olumulo.Ni awọn CPLDs, idaduro pin-si-pin jẹ kere pupọ nitori faaji ti o rọrun.Idaduro sisẹ ifihan agbara jẹ akiyesi pataki ni apẹrẹ ti ailewu-pataki ati awọn ohun elo akoko gidi ti a fi sii.

Nitori awọn loorekoore iṣẹ ti o ga julọ ati awọn iṣẹ ọgbọn ti o ni idiwọn diẹ sii, diẹ ninu awọn FPGA le jẹ agbara diẹ sii ju awọn CPLDs.Nitorinaa, iṣakoso igbona jẹ ero pataki ni awọn eto orisun-FPGA.Nitori idi eyi, awọn ọna ṣiṣe orisun FPGA nigbagbogbo gba awọn ifọwọ ooru ati awọn onijakidijagan itutu agbaiye ati nilo nla, awọn ipese agbara eka sii ati awọn nẹtiwọọki pinpin.

Lati oju wiwo aabo alaye, awọn CPLDs ni aabo diẹ sii bi a ṣe kọ iranti sinu ërún funrararẹ.Ni ilodi si, ọpọlọpọ awọn FPGA nilo iranti ita ti kii ṣe iyipada, eyiti o le jẹ irokeke aabo data.Botilẹjẹpe awọn algoridimu fifi ẹnọ kọ nkan data wa ninu awọn FPGAs, awọn CPLDs wa ni aabo lawujọ diẹ sii ni ifiwera si awọn FPGA.

Awọn ohun elo CPLD

Awọn CPLDs wa ohun elo wọn ni ọpọlọpọ-si-alabọde eka oni-nọmba iṣakoso ati awọn iyika sisẹ ifihan agbara.Diẹ ninu awọn ohun elo pataki pẹlu:

  1. Awọn CPLD le ṣee lo bi bootloaders fun FPGAs ati awọn eto siseto miiran.
  2. Awọn CPLD ni igbagbogbo lo bi awọn oluyipada adirẹsi ati awọn ẹrọ ipinlẹ aṣa ni awọn eto oni-nọmba.
  3. Nitori iwọn kekere wọn ati agbara kekere, CPLDs jẹ apẹrẹ fun lilo ninu gbigbe atiamusowooni awọn ẹrọ.
  4. Awọn CPLD tun lo ninu awọn ohun elo iṣakoso pataki-aabo.

  • Ti tẹlẹ:
  • Itele:

  • Kọ ifiranṣẹ rẹ nibi ki o si fi si wa