ibere_bg

awọn ọja

XCVU9P-2FLGB2104I – Awọn iyika Iṣọkan, Ti a fi sii, Eto Ẹnu-ọna Iṣeto aaye

kukuru apejuwe:

Awọn FPGA Xilinx® Virtex® UltraScale+™ wa ni awọn iwọn iyara -3, -2, -1, pẹlu awọn ẹrọ -3E ti o ni iṣẹ ti o ga julọ.Awọn ẹrọ -2LE le ṣiṣẹ ni foliteji VCINT ni 0.85V tabi 0.72V ati pese agbara aimi ti o kere julọ.Nigbati o ba ṣiṣẹ ni VCCINT = 0.85V, lilo awọn ẹrọ -2LE, sipesifikesonu iyara fun awọn ẹrọ L jẹ kanna bi iwọn iyara -2I.Nigbati o ba ṣiṣẹ ni VCCINT = 0.72V, iṣẹ -2LE ati aimi ati agbara agbara ti dinku.Awọn abuda DC ati AC jẹ pato ni gbooro (E), ile-iṣẹ (I), ati awọn sakani iwọn otutu ologun (M).Ayafi iwọn otutu ti n ṣiṣẹ tabi ayafi ti bibẹẹkọ ṣe akiyesi, gbogbo DC ati awọn aye itanna AC jẹ kanna fun ite iyara kan pato (iyẹn ni, awọn abuda akoko ti ohun elo ti o gbooro sii iyara -1 jẹ kanna bi fun ite iyara -1 ẹrọ ile-iṣẹ).Sibẹsibẹ, awọn iwọn iyara ti a yan nikan ati/tabi awọn ẹrọ wa ni iwọn otutu kọọkan.Awọn itọkasi XQ ninu iwe data yii jẹ pato si awọn ẹrọ ti o wa ninu awọn idii XQ Ruggedized.Wo Iwe Data Architecture UltraScale Defence-Grade: Akopọ (DS895) fun alaye siwaju si lori awọn nọmba apakan XQ Defensegrade, awọn idii, ati alaye pipaṣẹ.


Alaye ọja

ọja Tags

Ọja eroja

ORISI Apejuwe

Yan

Ẹka Awọn iyika Iṣọkan (ICs)

Ti a fi sii

Awọn FPGAs (Apapọ Ẹnu-ọna Eto Ilẹ)

 
Mfr AMD  
jara Virtex® UltraScale+™  
Package Atẹ  
Ipo ọja Ti nṣiṣe lọwọ  
DigiKey Eto Ko Ṣewadii  
Nọmba ti LABs/CLBs Ọdun 147780  
Nọmba ti kannaa eroja / Awọn sẹẹli 2586150  
Lapapọ Ramu die-die 391168000  
Nọmba ti I/O 702  
Foliteji - Ipese 0.825V ~ 0.876V  
Iṣagbesori Iru Oke Oke  
Awọn iwọn otutu ti nṣiṣẹ -40°C ~ 100°C (TJ)  
Package / Ọran 2104-BBGA, FCBGA  
Package Device Olupese 2104-FCBGA (47.5x47.5)  
Nọmba Ọja mimọ XCVU9  

Awọn iwe aṣẹ & Media

ORIṢẸRẸ ỌNA ASOPỌ
Awọn iwe data Virtex UltraScale+ FPGA Datasheet
Alaye Ayika Xiliinx RoHS Iwe-ẹri

Xilinx REACH211 Iwe-ẹri

Awọn awoṣe EDA XCVU9P-2FLGB2104I nipasẹ Ultra Librarian

Ayika & okeere Classifications

IFA Apejuwe
Ipo RoHS ROHS3 ni ibamu
Ipele Ifamọ Ọrinrin (MSL) 4 (Wakati 72)
ECCN 3A001A7B
HTSUS 8542.39.0001

Awọn FPGA

FPGA (Field Programmable Gate Array) jẹ idagbasoke siwaju sii ti awọn ẹrọ siseto gẹgẹbi PAL (Eto Array Logic) ati GAL (Gbogbogbo Array Logic).O farahan bi Circuit ologbele-aṣa ni aaye ti Awọn Circuit Integrated Specific Specific (ASICs), ti n ṣalaye awọn ailagbara ti awọn iyika aṣa ati bibori nọmba to lopin ti awọn ẹnu-bode ti awọn ẹrọ siseto atilẹba.

Apẹrẹ FPGA kii ṣe ikẹkọ awọn eerun nikan, ṣugbọn nipataki lilo awọn ilana FPGA fun apẹrẹ awọn ọja ni awọn ile-iṣẹ miiran.Ko dabi awọn ASIC, awọn FPGA jẹ lilo pupọ ni ile-iṣẹ ibaraẹnisọrọ.Nipasẹ itupalẹ ti ọja ọja FPGA agbaye ati awọn olupese ti o jọmọ, ni idapo pẹlu ipo gangan lọwọlọwọ ni Ilu China ati awọn ọja FPGA ti ile ti o le rii ni itọsọna idagbasoke iwaju ti imọ-ẹrọ ti o yẹ, ni ipa pataki pupọ ni igbega ilọsiwaju gbogbogbo ti China ká Imọ ati imo ipele.

Ni idakeji si awoṣe ibile ti apẹrẹ chirún, awọn eerun FPGA ko ni opin si iwadii ati awọn eerun apẹrẹ, ṣugbọn o le jẹ iṣapeye fun ọpọlọpọ awọn ọja pẹlu awoṣe ërún kan pato.Lati oju-ọna ti ẹrọ naa, FPGA funrararẹ jẹ iyika iṣọpọ aṣoju ni agbegbe ti adani ologbele, ti o ni awọn modulu iṣakoso oni-nọmba, awọn ẹya ifibọ, awọn ẹya iṣelọpọ ati awọn ẹya titẹ sii.Lori ipilẹ yii, o jẹ dandan lati dojukọ iṣapeye chirún okeerẹ ti chirún FPGA, fifi awọn iṣẹ chirún tuntun kun nipa imudara apẹrẹ chirún lọwọlọwọ, nitorinaa dirọpọ ọna chirún gbogbogbo ati ilọsiwaju iṣẹ.

Ilana ipilẹ:
Awọn ẹrọ FPGA jẹ ti iru Circuit ologbele-aṣa ni awọn iyika isọpọ pataki-idi, eyiti o jẹ awọn ọna kannaa siseto ati pe o le yanju iṣoro ni imunadoko ti nọmba Circuit ẹnu-ọna kekere ti awọn ẹrọ atilẹba.eto ipilẹ ti FPGA pẹlu igbewọle siseto ati awọn ẹya iṣelọpọ, awọn bulọọki kannaa atunto, awọn modulu iṣakoso aago oni nọmba, Ramu bulọọki ti a fi sii, awọn orisun wiwi, awọn ohun kohun lile ti a fi sii, ati awọn ẹya iṣẹ ṣiṣe ti isalẹ.Awọn FPGA ni lilo pupọ ni aaye ti apẹrẹ Circuit oni-nọmba nitori awọn orisun wiwọ ọlọrọ wọn, siseto atunwi ati isọpọ giga, ati idoko-owo kekere.Ṣiṣan ṣiṣan FPGA pẹlu apẹrẹ algorithm, kikopa koodu ati apẹrẹ, n ṣatunṣe aṣiṣe igbimọ, oluṣeto ati awọn ibeere gangan lati fi idi ilana faaji algorithm, lo EDA lati fi idi eto apẹrẹ tabi HD lati kọ koodu apẹrẹ, rii daju nipasẹ kikopa koodu Ojutu apẹrẹ pade awọn ibeere gangan, ati nikẹhin ti n ṣatunṣe aṣiṣe ipele igbimọ, ni lilo Circuit iṣeto ni lati ṣe igbasilẹ awọn faili ti o yẹ sinu chirún FPGA lati jẹrisi iṣẹ ṣiṣe gangan.


  • Ti tẹlẹ:
  • Itele:

  • Kọ ifiranṣẹ rẹ nibi ki o si fi si wa