XC2C256-7TQG144C QFP144 xilinx awọn eerun 1.8V Iṣajade igbewọle 118 FLASH PLD IC itanna
Ọja eroja
ORISI | Apejuwe | Yan |
Ẹka | Awọn iyika Iṣọkan (ICs) |
|
Mfr | AMD Xilinx |
|
jara | CoolRunner II |
|
Package | Atẹ |
|
Ipo ọja | Ti nṣiṣe lọwọ |
|
Eto Iru | Ni Eto Eto |
|
Akoko Idaduro tpd(1) Max | 6,7ns |
|
Foliteji Ipese - Ti abẹnu | 1.7V ~ 1.9V |
|
Nọmba ti kannaa eroja / ohun amorindun | 16 |
|
Nọmba ti Macrocells | 256 |
|
Nọmba ti Gates | 6000 |
|
Nọmba ti I/O | 118 |
|
Awọn iwọn otutu ti nṣiṣẹ | 0°C ~ 70°C (TA) |
|
Iṣagbesori Iru | Oke Oke |
|
Package / Ọran | 144-LQFP |
|
Package Device Olupese | 144-TQFP (20×20) |
|
Nọmba Ọja mimọ | XC2C256 |
|
Jabo Aṣiṣe Alaye Ọja
Wo Iru
Awọn iwe aṣẹ & Media
ORIṢẸRẸ | ỌNA ASOPỌ |
Awọn iwe data | XC2C256 Iwe data |
Alaye Ayika | Xiliinx RoHS Iwe-ẹri |
Ifihan Ọja | CoolRunner™-II CPLDs |
PCN Apejọ / Oti | Mult Dev LeadFrame Chg 29/Oṣu Kẹwa 2018 |
HTML Datasheet | XC2C256 Iwe data |
Ayika & okeere Classifications
IFA | Apejuwe |
Ipo RoHS | ROHS3 ni ibamu |
Ipele Ifamọ Ọrinrin (MSL) | 3 (wakati 168) |
Ipò REACH | REACH Ko ni ipa |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Ẹrọ kannaa siseto ti o ni idiju (CPLD) jẹ ẹrọ kannaa pẹlu eto patapata ATI/OR awọn akojọpọ ati awọn macrocells.Macrocells jẹ awọn bulọọki ile akọkọ ti CPLD kan, eyiti o ni awọn iṣẹ ṣiṣe oye idiju ati ọgbọn fun imuse awọn ikosile fọọmu deede disjunctive.ATI/OR awọn akojọpọ jẹ atunṣe patapata ati lodidi fun ṣiṣe awọn iṣẹ ọgbọn oriṣiriṣi.Macrocells le tun ti wa ni telẹ bi awọn bulọọki iṣẹ-ṣiṣe ti o ni iduro fun ṣiṣe ilana-tẹle tabi ọgbọn akojọpọ.
Ẹrọ kannaa siseto eka kan jẹ ọja imotuntun ni akawe si awọn ẹrọ kannaa iṣaaju bii awọn eto kannaa ti siseto (PLAs) ati Eto Array Logic (PAL).Awọn ẹrọ kannaa ti iṣaaju ko ṣe eto, nitorinaa a kọ ọgbọn naa nipasẹ apapọ awọn eerun kannaa lọpọlọpọ papọ.CPLD kan ni idiju laarin awọn PALs ati awọn eto ẹnu-ọna ti o ṣee ṣe aaye (FPGAs).O tun ni awọn ẹya ara ayaworan ti awọn PAL ati FPGA mejeeji.Iyatọ ayaworan akọkọ laarin CPLD ati FPGA ni pe awọn FPGA da lori awọn tabili wiwa, lakoko ti awọn CPLD da lori awọn ẹnu-ọna okun.
Awọn ẹya ti o wọpọ ti CPLDs ati FPGA ni pe awọn mejeeji ni awọn nọmba nla ti awọn ẹnu-bode ati awọn ipese rọ fun ọgbọn.Lakoko awọn ẹya ti o wọpọ laarin awọn CPLDs ati PALs pẹlu iranti atunto ti kii ṣe iyipada.Awọn CPLD jẹ awọn oludari ni ọja ti awọn ẹrọ kannaa siseto, nini ọpọlọpọ awọn anfani bii siseto ilọsiwaju, idiyele kekere, ti kii ṣe iyipada ati rọrun lati lo.
Aeka siseto kannaa ẹrọ(CPLD) jẹ asiseto kannaa ẹrọpẹlu complexity laarin awọn tiPALsatiAwọn FPGA, ati ayaworan ẹya ara ẹrọ ti awọn mejeeji.Awọn ifilelẹ ti awọn ile Àkọsílẹ ti CPLD ni aMakirocell, eyiti o ni imuse ọgbọn inudisjunctive deede fọọmuexpressions ati diẹ specialized kannaa mosi.
Awọn ẹya[satunkọ]
Diẹ ninu awọn ẹya CPLD wa ni wọpọ pẹluPALs:
- Non-iyipada iṣeto ni iranti.Ko ọpọlọpọ awọn FPGAs, ohun ita iṣeto niROMko nilo, ati pe CPLD le ṣiṣẹ lẹsẹkẹsẹ ni ibẹrẹ eto.
- Fun ọpọlọpọ awọn ẹrọ CPLD julọ, ipa-ọna ipalọlọ pupọ julọ awọn bulọọki ọgbọn lati ni titẹ sii ati awọn ifihan agbara iṣelọpọ ti o sopọ si awọn pinni ita, idinku awọn aye fun ibi ipamọ ipinlẹ inu ati imọ-jinlẹ siwa.Eyi kii ṣe ifosiwewe fun awọn CPLD nla ati awọn idile ọja CPLD tuntun.
Awọn ẹya ara ẹrọ miiran wa ni wọpọ pẹluAwọn FPGA:
- Ti o tobi nọmba ti ibode wa.Awọn CPLD ni deede ni deede ti ẹgbẹẹgbẹrun si ẹgbẹẹgbẹrun tikannaa ibode, gbigba imuse ti niwọntunwọsi idiju data processing awọn ẹrọ.Awọn PAL ni igbagbogbo ni awọn deede ẹnu-ọna ọgọrun diẹ ni pupọ julọ, lakoko ti awọn FPGA nigbagbogbo wa lati ẹgbẹẹgbẹrun si ọpọlọpọ miliọnu.
- Diẹ ninu awọn ipese fun kannaa diẹ rọ juapao-ti-ọjaawọn ikosile, pẹlu awọn ọna esi idiju laarin awọn sẹẹli Makiro, ati ọgbọn amọja fun imuse ọpọlọpọ awọn iṣẹ ti a lo nigbagbogbo, gẹgẹbiodidi isiro.
Iyatọ ti o ṣe akiyesi julọ laarin CPLD nla ati FPGA kekere ni wiwa lori-chip iranti ti kii ṣe iyipada ninu CPLD, eyiti o gba awọn CPLD laaye lati lo fun “agberu bata"Awọn iṣẹ, ṣaaju fifun iṣakoso si awọn ẹrọ miiran ti ko ni ipamọ eto ti ara wọn.Apẹẹrẹ to dara ni ibiti a ti lo CPLD kan lati gbe data iṣeto ni fun FPGA lati iranti ti kii ṣe iyipada.[1]
Awọn iyatọ[satunkọ]
Awọn CPLD jẹ igbesẹ ti itiranya lati awọn ẹrọ kekere paapaa ti o ṣaju wọn,PLAs(akọkọ firanṣẹ nipasẹSignetics), atiPALs.Awọn wọnyi ni titan ni iṣaaju nipasẹboṣewa kannaaawọn ọja, ti ko funni ni siseto ati pe wọn lo lati kọ awọn iṣẹ ọgbọn nipa sisọ ara pọ si ọpọlọpọ awọn eerun kannaa boṣewa (tabi awọn ọgọọgọrun ninu wọn) papọ (nigbagbogbo pẹlu onirin lori igbimọ Circuit ti a tẹjade tabi awọn igbimọ, ṣugbọn nigbakan, paapaa fun apẹrẹ, liloewé okunonirin).
Iyatọ akọkọ laarin FPGA ati awọn faaji ẹrọ CPLD ni pe awọn CPLDs da lori inuwo-soke tabili(LUTs) nigba ti FPGAs lilokannaa ohun amorindun.