LCMXO2-2000HC-4TG100I FPGA CPLD MachXO2-2000HC 2.5V/3.3V
Ọja eroja
Pbfree koodu | Bẹẹni |
Rohs koodu | Bẹẹni |
Apá Life ọmọ Code | Ti nṣiṣe lọwọ |
Ihs olupese | LATTICE SEMICONDUCTOR CORP |
Apá Package Code | QFP |
Package Apejuwe | QFP, QFP100,.63SQ,20 |
Nọmba PIN | 100 |
De ọdọ Ibamu koodu | ifaramọ |
ECN koodu | EAR99 |
HTS koodu | 8542.39.00.01 |
Samacsys olupese | Lattice Semikondokito |
Afikun Ẹya | Tun Nṣiṣẹ ni 3.3 V NOMINAL Ipese |
Aago Igbohunsafẹfẹ-Max | 133 MHz |
JESD-30 koodu | S-PQFP-G100 |
JESD-609 koodu | e3 |
Gigun | 14 mm |
Ipele Ifamọ Ọrinrin | 3 |
Nọmba awọn igbewọle | 79 |
Nọmba ti kannaa Cells | 2112 |
Nọmba ti Ijade | 79 |
Nọmba ti ebute | 100 |
Awọn iwọn otutu ti nṣiṣẹ-Max | 100 °C |
Awọn iwọn otutu ti nṣiṣẹ-Min | -40 °C |
Package Ara elo | Ṣiṣu/Epoxy |
Package Code | QFP |
Package Equivalence Code | QFP100,.63SQ,20 |
Package Apẹrẹ | SQUARE |
Package Style | FLATPACK |
Ọna iṣakojọpọ | TRAY |
Òtútù Àtúnṣàn Òkè (Cel) | 260 |
Awọn ipese agbara | 2.5/3.3 V |
Eto kannaa Iru | OGUN ETO OKO |
Ipo afijẹẹri | Ko Oye |
Joko Giga-Max | 1.6 mm |
Ipese Foliteji-Max | 3.465 V |
Ipese Foliteji-Min | 2.375 V |
Ipese Foliteji-Nom | 2.5 V |
Oke Oke | BẸẸNI |
Ipari Ipari | Matte Tin (Sn) |
Fọọmu ebute | GULL WING |
Pitch ebute | 0.5 mm |
Ipo ebute | QUAD |
Àkókò@Peak Ìṣàtúnlò Òtútù-Max (s) | 30 |
Ìbú | 14 mm |
Ọja Ifihan
FPGAjẹ ọja ti idagbasoke siwaju sii lori ipilẹ awọn ẹrọ siseto bii PAL ati GAL, ati pe o jẹ ërún ti o le ṣe eto lati yi eto inu inu pada.FPGA jẹ iru Circuit ologbele-aṣa ni aaye ti ohun elo-pato isọpọ ohun elo (ASIC), eyiti kii ṣe yanju awọn aito ti Circuit aṣa nikan, ṣugbọn tun bori awọn ailagbara ti nọmba to lopin ti awọn iyika ẹnu-ọna ti ẹrọ siseto atilẹba.Lati oju-ọna ti awọn ẹrọ ërún, FPGA funrararẹ jẹ iyika iṣọpọ aṣoju ni Circuit ologbele-adani, eyiti o ni module iṣakoso oni-nọmba kan, ẹyọ ti a ṣe sinu, ẹyọ iṣelọpọ ati ẹyọ titẹ sii.
Awọn iyatọ laarin FPGA, Sipiyu, GPU, ati ASIC
(1) Ìtumọ̀: FPGA jẹ́ àkójọpọ̀ ẹnu-ọ̀nà ọgbọ́n ẹ̀wẹ́ kan tí ó ṣeé ṣe pápá;Sipiyu ni aringbungbun processing kuro;A GPU jẹ ẹya image isise;Asics ni o wa specialized to nse.
(2) Agbara iširo ati ṣiṣe agbara: Ni agbara iširo FPGA, ipin agbara agbara dara julọ;Sipiyu naa ni agbara iširo ti o kere julọ ati ipin ṣiṣe agbara ko dara;Agbara iširo GPU giga, ipin ṣiṣe agbara;ASIC agbara iširo giga, ipin ṣiṣe agbara.
(3) Iyara ọja: Iyara ọja FPGA yara yara;Sipiyu oja iyara, ọja ìbàlágà;Iyara ọja GPU yara, ọja naa ti dagba;Asics ni o lọra lati ta ọja ati pe o ni ọmọ idagbasoke gigun.
(4) Iye owo: FPGA ni idanwo kekere ati idiyele aṣiṣe;Nigbati a ba lo GPU fun sisẹ data, iye owo ẹyọ naa ga julọ;Nigbati GPU ba lo fun sisẹ data, idiyele ẹyọ naa ga.ASIC ni idiyele giga, le ṣe atunṣe, ati pe iye owo le dinku ni imunadoko lẹhin iṣelọpọ ibi-nla.
(5) Iṣe: Agbara ṣiṣe data FPGA lagbara, igbẹhin gbogbogbo;GPU gbogbogbo julọ (itọnisọna iṣakoso + iṣẹ);GPU data processing ni o ni lagbara versatility;ASIC ni agbara iširo AI ti o lagbara julọ ati pe o jẹ igbẹhin julọ.
Awọn oju iṣẹlẹ ohun elo FPGA
(1)Aaye ibaraẹnisọrọ: Aaye ibaraẹnisọrọ nilo awọn ọna ṣiṣe ilana ibaraẹnisọrọ ti o ga-iyara, ni apa keji, ilana ibaraẹnisọrọ ti wa ni iyipada ni eyikeyi akoko, ko dara fun ṣiṣe chirún pataki, nitorina FPGA ti o le ṣe iyipada iṣẹ naa ti di aṣayan akọkọ.
Ile-iṣẹ ibaraẹnisọrọ ti n lo awọn FPGs lọpọlọpọ.Awọn iṣedede ibaraẹnisọrọ n yipada nigbagbogbo ati pe o nira pupọ lati kọ awọn ohun elo ibaraẹnisọrọ, nitorinaa ile-iṣẹ ti o pese awọn solusan telikomunikasonu ni akọkọ duro lati gba ipin ọja ti o tobi julọ.Asics gba akoko pipẹ lati ṣe iṣelọpọ, nitorinaa FPGas nfunni ni anfani ọna abuja kan.Awọn ẹya akọkọ ti ohun elo tẹlifoonu bẹrẹ lati gba FPgas, eyiti o yori si awọn ija idiyele FPGA.Lakoko ti idiyele ti FPGas ko ṣe pataki si ọja kikopa ASIC, idiyele ti awọn eerun telecom jẹ.
(2)aaye alugoridimu: FPGA ni agbara sisẹ to lagbara fun awọn ifihan agbara eka ati pe o le ṣe ilana awọn ifihan agbara multidimensional.
(3) Aaye ti a fi sii: Lilo FPGA lati kọ agbegbe ti o wa labẹ ifibọ, ati lẹhinna kikọ diẹ ninu awọn sọfitiwia ifibọ sori rẹ, iṣẹ iṣowo jẹ idiju diẹ sii, ati pe iṣẹ FPGA kere si.
(4)Aaboaaye ibojuwo: Lọwọlọwọ, Sipiyu ṣoro lati ṣe iṣelọpọ ikanni pupọ ati pe o le rii nikan ati itupalẹ, ṣugbọn o le ni irọrun ni irọrun pẹlu FPGA, paapaa ni aaye ti awọn algorithms awọn aworan.
(5) Aaye adaṣiṣẹ ile-iṣẹ: FPGA le ṣaṣeyọri iṣakoso ọkọ ayọkẹlẹ oni-ikanni pupọ, awọn iroyin lilo agbara ina lọwọlọwọ fun pupọ julọ agbara agbara agbaye, labẹ aṣa ti itọju agbara ati aabo ayika, ọjọ iwaju ti gbogbo iru awọn ẹrọ iṣakoso konge le ṣee lo, a FPGA le sakoso kan ti o tobi nọmba ti Motors.